FPGA-Realisierung der Kantendetektion mit Sobel-Operator

About The Book

Im Bereich der Technik wo intensive Berechnungen erforderlich sind ist es möglicherweise keine gute Option eine große CPU für Berechnungen einzusetzen. Denn sie verbraucht viel mehr Ressourcen für Berechnungen und andere Zwecke. In solchen Fällen kann eine spezielle Hardware entwickelt werden um die Anforderungen zu erfüllen . Solche Hardware kann auf FPGA mit HDL erstellt werden. Als Beispiel wird in diesem Projekt eine Anwendung der Bildverarbeitung vorgeschlagen. Auch im Bereich der Bildverarbeitung besteht die Rolle von FPGA darin schnellere Berechnungszeiten zu ermöglichen. Darüber hinaus ist die Kantenerkennung ein grundlegender Bedarf im Bereich der Bildverarbeitung (z.B. Fingerabdruckerkennung Live-Übertragung von Videos Röntgenaufnahmen und CT-Scans usw.). Daher wird ein Verfahren zur Kantenerkennung mit dem Sobel-Operator vorgeschlagen das auf einem FPGA implementiert werden soll. Der Algorithmus für diese Technik wird mit Verilog HDL programmiert und mit Modelsim Simulator simuliert . Nach erfolgreicher Simulation wird der Algorithmus mit der Xilinx Design- und Entwicklungssoftware auf dem FPGA synthetisiert und das Design auf dem Xillinx FPGA Boardgetestet.
Piracy-free
Piracy-free
Assured Quality
Assured Quality
Secure Transactions
Secure Transactions
Delivery Options
Please enter pincode to check delivery time.
*COD & Shipping Charges may apply on certain items.
Review final details at checkout.
downArrow

Details


LOOKING TO PLACE A BULK ORDER?CLICK HERE