Alle digitalen PLLs werden aufgrund der hohen Unempfindlichkeit digitaler Schaltungen gegenüber PVT-Schwankungen als effektiver Ersatz angesehen. ADPLLs leiden jedoch unter dem Problem der geringen Auflösung und des hohen Jitter/Phasenrauschens abgesehen von den grundlegenden Problemen komplexer Entwurfsverfahren. Literaturrecherchen und experimentelle Überprüfungen haben ergeben dass es bei den bestehenden ADPLLs noch einige Probleme in Bezug auf Auflösung Jitter/Phasenrauschen gibt die angegangen werden müssen. Ebenso wurde festgestellt dass die zur Beschreibung von ADPLLs verwendeten Modelle unzureichend sind. In diesem Zusammenhang wurde eine umfassende Klassifizierung der bestehenden ADPLL-Architekturen vorgenommen. Einige der in der Literatur vorgefundenen Architekturen wurden durch Neuentwurf und Simulationsverifizierung auf verschiedenen Entwurfsebenen mit einer breiten Palette von Simulations-/Emulationswerkzeugen kritisch untersucht. Es wurde eine vergleichende Analyse durchgeführt und die Mängel der einzelnen Architekturen wurden kritisch identifiziert. Es wurden Methoden zur Verbesserung der Auflösung und des Phasenrauschens vorgeschlagen und durch Simulationen verifiziert.
Piracy-free
Assured Quality
Secure Transactions
Delivery Options
Please enter pincode to check delivery time.
*COD & Shipping Charges may apply on certain items.